Sample and Hold
Il sample and hold (SH) fa parte di un processo di conversione da analogico a digitale. Il circuito principale di un ADC richiede una tensione in entrata statica durante il breve intervallo di tempo necessario per convertire il segnale analogico in un valore digitale. Il dispositivo SH (o blocco nel caso di un circuito integrato) fornisce l'input statico all'ADC mentre il segnale d'entrata effettivo continua a variare.
I circuiti SH tipici usano amplificatori operazionali (op-amp) con impedenze d'entrata molto ampie per percepire la tensione in entrata. La bassa impedenza di output dell'op-amp guida un condensatore di archiviazione d'output. Il condensatore di archiviazione serve a mantenere quella tensione per tutta la durata del processo di campionamento.
Esistono numerosi parametri chiave per valutare le prestazioni dell'SH. Il tempo di acquisizione si riferisce a quanto tempo serve al circuito SH affinché l'input sia collegato attivamente all'op-amp. È preferibile che sia breve perché se l'input varia durante l'acquisizione, il valore campionato sarà una media del segnale di input nel corso del tempo di acquisizione. Il guadagno e l'errore di compensazione fanno riferimento alle caratteristiche dell'op-amp, e di nuovo più questi valori sono bassi, migliori sono le prestazioni dell'SH. Infine, l'errore di droop indica quanto varia la tensione d'uscita durante il periodo di hold a causa della perdita di carica dal condensatore di archiviazione. Continua a leggere
Meno informazioni